localisation
durée du contrat
domaines
Tarif indicatif
mission
Missions
Optimisation et évolution des prototypes FPGA (HAPS-100)
Support aux équipes hardware et software (pré-ASIC)
Intégration avec les flux de design SoC
Automatisation des builds, tests et scripts
Participation à la validation système et debug (Vivado Logic Analyzer, etc.)
entreprise
Acteur majeur international de la connectivité sans fil
profil
Profil recherché
Ingénieur FPGA confirmé (5 ans+), très à l’aise avec le prototypage sur HAPS
Habitué aux environnements exigeants, collaborant étroitement avec HW & SW
Capacité à structurer, automatiser et documenter ses travaux
À l’aise dans une petite équipe technique à fort niveau d’expertise
Compétences requises
Vivado (synthèse, P&R, timing closure)
Synopsys ProtoCompiler (partitioning, implémentation)
HAPS-100 – expérience récente indispensable
Verilog / SystemVerilog – impératif (pas de VHDL)
Scripting : TCL, Python, Shell
Outils de debug : Vivado Logic Analyzer, Identify, ChipScope
Connaissance des flux ASIC / DC Compiler (atout)
Anglais courant requis (équipe et documentation internationales)